مجله مهندسی برق و الکترونیک ایران - جلد 16 شماره 4                   برگشت به فهرست مقالات | برگشت به فهرست نسخه ها

XML English Abstract Print


نیروی هوایی ارتش جمهوری اسلامی
چکیده:   (77 مشاهده)
 
 
در این مقاله طراحی و پیاده سازی یک مدولاتور چند استانداردی دلتا سیگمای متعامد[i] (QDSM) با ساختاری جدید ارائه شده است. مدولاتور پیشنهادی، مرتبه سه پایین­گذر [ii](LP) است که به روش زمان پیوسته [iii](CT)  و با توپولوژی پیشخور [iv] (FF) برای گیرنده های Low-IF طراحی شده است.این مدولاتور قابلیت پشتیبانی گیرنده هایی با استانداردهای مخابراتی WLAN/WCDMA/GSM را دارد. این مدولاتور در مد GSM بصورت حقیقی و تک بیتی کار می کند و در مدهای WLAN/WCDMA جهت دستیابی به پهنای باند و نرخ سیگنال به نویز[v] (SNR) مورد نیاز، بصورت مدولاتور متعامد چند بیتی کار می کند. جهت حذف خطای DAC در مسیرهای I و Q،  DAC مختلط طراحی و پیاده­سازی شده است. با پیاده سازی مدولاتور حاضر در سطح ترانزیستور، SNR بدست آمده برای مدهای عملیاتی WLAN/WCDMA/GSM بترتیب برابر dB81.63 / 75.9 / 54 و مقدار ضریب شایستگی(FOM)[vi] بترتیب(pj/s) 1.63 / 0.6 / 0.824  ( dB 156.24 / 163.35 / 131.06) محاسبه شده است.
 
[i] quadrature delta sigma modulator (QDSM)
[ii] Low Pass
[iii] continuous time (CT)
[iv] feedforward (FF)
[v] Signal to Noise Ratio (SNR)
[vi] Figure-Of-Merit
     
نوع مقاله: پژوهشي | موضوع مقاله: الکترونیک
دریافت: ۱۳۹۶/۱۱/۲۹ | پذیرش: ۱۳۹۸/۱/۲۱

ارسال نظر درباره این مقاله : نام کاربری یا پست الکترونیک شما:
CAPTCHA

ارسال پیام به نویسنده مسئول


کلیه حقوق این وب سایت متعلق به نشریه مهندسی برق و الکترونیک ایران می باشد.

طراحی و برنامه نویسی : یکتاوب افزار شرق

© 2019 All Rights Reserved | Journal of Iranian Association of Electrical and Electronics Engineers

Designed & Developed by : Yektaweb