Hassanzadeh A, Ghasabi Mobarak Abadi S. Design of a Low Power Magnetic Memory in the Presence of Process Variations. Journal of Iranian Association of Electrical and Electronics Engineers 2021; 18 (1) :51-58
URL:
http://jiaeee.com/article-1-733-fa.html
دانشکده مهندسی برق، دانشگاه شهید بهشتی، تهران
چکیده: (2354 مشاهده)
چکیده – با پیشرفت تکنولوژی و کوچک شدن اندازهی ترانزیستورها به ویژه در تکنولوژیهای کمتر از 90 نانومتر، یکی از بزرگترین مشکلات مدارهای CMOS متعارف مصرف توان ایستای بالا به خاطر افزایش نمایی جریان نشتی ترانزیستورها است. افزارههای spintronic از جمله پیوند تونل مغناطیسی ((magnetic tunnel junction MTJ به علت مصرف توان ایستای پایین, غیرفرار بودن, سازگاری با ترانزیستورهای CMOS و امکان ساخت در چگالیهای بالا یکی از گزینههای جایگزین برای طراحی مدارهای ترکیبی MTJ/CMOS هستند. در سالهای اخیر چندین حافظه مغناطیسی با استفاده از MTJ طراحی و ارائه شده است. این حافظه ها از مشکلاتی مانند مصرف توان بالا و سرعت پایین رنج میبرند. در این مقاله روش نوشتن جدیدی برای کاهش توان پویای مصرفی مدار و اصلاحاتی برای کاهش توان ایستا در مدار مورد استفاده برای نوشتن در MTJ ها ارایه شده است. نتایج شبیهسازیها نشان میدهد که حافظه پیشنهادی نسبت به حافظه های پیشین تا 97 درصد توان ایستا و تا 71 درصد توان پویای کمتری مصرف میکند.
نوع مقاله:
پژوهشي |
موضوع مقاله:
الکترونیک دریافت: 1397/9/1 | پذیرش: 1398/7/14 | انتشار: 1400/1/1