TY - JOUR T1 - A Digital Background Calibration Technique for Pipelined ADCs Using Initial Estimation of Errors and Histogram-Base Methods TT - یک روش کالیبراسیون پس‌زمینه دیجیتال برای مبدل‌های آنالوگ به دیجیتال Pipeline با استفاده از تخمین اولیه خطاها و روش‌های مبتنی بر هیستوگرام JF - jiaeee JO - jiaeee VL - 18 IS - 4 UR - http://jiaeee.com/article-1-1111-fa.html Y1 - 2021 SP - 79 EP - 96 KW - Pipeline analog-to-digital converters KW - digital background calibration KW - gain error and nonlinearity. N2 - در این مقاله، یک روش کالیبراسیون دیجیتال برای اصلاح خطاهای مداری موجود در مبدل های آنالوگ به دیجیتال Pipeline ارائه شده است. این روش شامل دو بخش است که در قسمت اول، یک تخمین اولیه و غیردقیق از خطاهای مداری به صورت پس­زمینه­ای انجام می­شود. سپس در قسمت دوم، این مقادیر اولیه به سمت مقادیر دقیقشان تنظیم می­شوند و در ادامه تغییرات پروسه و دما را دنبال می­کنند. در این روش­ برای کالیبراسیون خطا­ها، از ترکیبی از روش­های مبتنی بر یکسان­سازی، تغییر ولتاژ آستانه­ی مقایسه­گر و هیستوگرام به همراه ویژگی­های هندسی منحنی مشخصه انتقالی مبدل Backend و همچنین منحنی مشخصه انتقالی خروجی مبدل و تاثیر خطاها بر روی آن­ها استفاده شده است. روش کالیبراسیون پیشنهادی بر روی یک مبدل آنالوگ به دیجیتال Pipeline با سرعت نمونه­برداری MS/s 100 و دقت 12 بیت که به ­صورت 12 طبقه 5/1 بیتی با ساختار CNFA به همراه یک مبدل 2 بیتی فلش پیاده­سازی شده است، به کار برده شده است. مقادیر شبیه سازی شده مداری SNDR و SFDR مبدل به‌ ترتیب حدود 31 دسیبل و 41 دسیبل نسبت به مبدل بدون کالیبراسیون بهبود می­یابند. M3 10.52547/jiaeee.18.4.79 ER -