جستجو در مقالات منتشر شده


۳ نتیجه برای ادیب

مریم معاضدی، سید ادیب ابریشمی فر،
دوره ۹، شماره ۱ - ( مجله مهندسی برق و الکترونیک ایران - جلد ۹ شماره ۱ ۱۳۹۱ )
چکیده

چکیده: برای داشتن نرخ داده­ با پهنای­باند وسیع بین قطعات الکترونیکی نیاز به استفاده از تکنولوژی پیشرفتۀ مدیریت کلاک مانند حلقۀ قفل تأخیر (DLL )می­باشد. با استفاده از DLL می­توان هم­زمانی دقیقی بین سیگنال­های کلاک داخلی و خارجی ایجاد کرد. در این مقاله، یک DLL مناسب برای سیستم‌های واسطۀ سرعت بالا در حافظه‌ها و I/Oها با استفاد از ترکیب مدارهای دیجیتال و آنالوگ، طراحی و سپس با استفاده از نرم­افزار ۲۰۰۸ ADS بر مبنای تکنولوژی µm ۱۸/۰TSMC CMOSRF و ولتاژ تغذیۀ ۸/۱ ولت در سطح ترانزیستور شبیه­سازی شده است. در طراحی آن روش قفل با دو دورۀ تناوب برای افزایش بازۀ فرکانس ورودی خط تأخیر به کار رفته است. علاوه­ برآن مدار جدیدی برای بلوک پمپ ­بار معرفی شده است که به کمک آن مشکل عدم تطبیق جریان­ها حل شده و در نتیجه جیتر و خطای فاز استاتیکی در حد مطلوبی کاهش یافته است. در نهایت حلقۀ قفل تأخیری با پهنای باند مفید MHz۵۴۰ و جیتر مؤثر psec۱/۴ در MHz۸۲۰ حاصل شده است، که در آن اتلاف توان نیز کاهش قابل توجهی پیدا کرده است، به طوری­که توان مصرفی حلقه در فرکانس MHz۸۲۰ برابر mW ۱۳/۴ می­باشد.


حمید خلیلی، دکتر سید ادیب ابریشمی فر، فرهادباقر اسکویی،
دوره ۱۸، شماره ۴ - ( مجله مهندسی برق و الکترونیک ایران - جلد ۱۸ شماره ۴ ۱۴۰۰ )
چکیده

عوامل بسیاری بر روی کارایی سامانه‌های مبتنی بر باتری لیتیم-یون (هم‌چون ماهواره‌ها و خودروهای الکتریکی) تأثیرگذار هستند. از مهم‌ترین آن‌ها نامتعادل شدن سلول‌های باتری بر اثر شارژ و دشارژ متوالی، دمای محیط باتری و فرآیند ساخت باتری‌ها است. با نامتعادل شدن سلول‌های بسته باتری لیتیم-یون ظرفیت بسته باتری و عمر مفید آن‌ها کاهش‌ می‌یابد و حتی در مواردی سبب نابودی و انفجار بسته باتری می‌شود. تا کنون روش‌های مختلفی برای متعادل‌سازی سلول‌های باتری لیتیم-یون پیشنهادشده است. در این مقاله پیکربندی جدیدی برای مدار متعادل‌ساز باتری‌های لیتیم-یون ارائه‌شده است. مدار پیشنهادشده دارای فرآیند متعادل‌سازی خودکار بوده و نحوه انتقال انرژی در آن به‌صورت بسته به سلول در هر دو دوره کلیدزنی اتفاق می‌افتد. در نتیجه سرعت متعادل‌سازی آن نیز نسبت به طرح‌های مشابه افزایش قابل توجهی پیداکرده است. مدار پیشنهادی برای توان ۴۲ وات در نرم‌افزار Orcad Capture شبیه‌سازی‌شده که دارای راندمان ۸۱% و زمان متعادل‌سازی ۱,۵ میلی‌ثانیه (با توجه شرایط مدل شده بسته باتری در شبیه‌سازی) در شرایط اختلاف ولتاژ ۰.۵ ولت بین سلول ضعیف و قوی است و نتایج حاصل‌شده نشان‌دهنده عمل‌کرد مناسب مدار پیشنهاد‌ی است.
سید محسن احمدی، دکتر نویدرضا ابجدی، دکتر سید وحید میر مقتدایی، دکتر احسان ادیب،
دوره ۲۱، شماره ۲ - ( مجله مهندسی برق و الکترونیک ایران - جلد ۲۱ شماره ۲ ۱۴۰۳ )
چکیده

در این مقاله، دینامیک یک مبدل فلای بک با در نظر گرفتن اثر مقاومت سری خازن خروجی (ESR) بر اساس محاسبه تابع انتقال ورودی کنترلی به خروجی  و بر مبنای روش مدل­سازی مقدار متوسط مورد بررسی قرار می­گیرد. رفتار دینامیکی ناکمینه فاز، یک رفتار ذاتی از مبدل فلای بک است که با جایگزین شدن آن با مبدل فوروارد فلای بک به ازای برخی از مقادیر پارامترهای مبدل امکان کمینه فاز شدن رفتار دینامیکی فراهم می­شود. محاسبه تابع انتقال این مبدل با توجه به وابسته شدن متغیرهای حالت پیچیده است لذا در اینجا از یک روش جدید به منظور محاسبه تابع انتقال با در نظر گرفتن اثر مقاومت سری خازن خروجی استفاده شده است. رفتار دینامیکی هر دو مبدل فلای بک و فوروارد فلای بک با در نظر گرفتن اثر مقاومت سری خازن خروجی توسط نتایج شبیه سازی کامپیوتری مقایسه شده است. همچنین نمونه آزمایشگاهی از هر دو مبدل ساخته شده است و نتایج اندازه گیری­های آزمایشگاهی بهبود پاسخ دینامیکی در مبدل فوروارد فلای بک را نشان داده است.

صفحه ۱ از ۱     

کلیه حقوق این وب سایت متعلق به نشریه مهندسی برق و الکترونیک ایران می باشد.

طراحی و برنامه نویسی : یکتاوب افزار شرق

© 2025 CC BY-NC 4.0 | Journal of Iranian Association of Electrical and Electronics Engineers

Designed & Developed by : Yektaweb