۳ نتیجه برای ادیب
مریم معاضدی، سید ادیب ابریشمی فر،
دوره ۹، شماره ۱ - ( مجله مهندسی برق و الکترونیک ایران - جلد ۹ شماره ۱ ۱۳۹۱ )
چکیده
چکیده: برای داشتن نرخ داده با پهنایباند وسیع بین قطعات الکترونیکی نیاز به استفاده از تکنولوژی پیشرفتۀ مدیریت کلاک مانند حلقۀ قفل تأخیر (DLL )میباشد. با استفاده از DLL میتوان همزمانی دقیقی بین سیگنالهای کلاک داخلی و خارجی ایجاد کرد. در این مقاله، یک DLL مناسب برای سیستمهای واسطۀ سرعت بالا در حافظهها و I/Oها با استفاد از ترکیب مدارهای دیجیتال و آنالوگ، طراحی و سپس با استفاده از نرمافزار ۲۰۰۸ ADS بر مبنای تکنولوژی µm ۱۸/۰TSMC CMOSRF و ولتاژ تغذیۀ ۸/۱ ولت در سطح ترانزیستور شبیهسازی شده است. در طراحی آن روش قفل با دو دورۀ تناوب برای افزایش بازۀ فرکانس ورودی خط تأخیر به کار رفته است. علاوه برآن مدار جدیدی برای بلوک پمپ بار معرفی شده است که به کمک آن مشکل عدم تطبیق جریانها حل شده و در نتیجه جیتر و خطای فاز استاتیکی در حد مطلوبی کاهش یافته است. در نهایت حلقۀ قفل تأخیری با پهنای باند مفید MHz۵۴۰ و جیتر مؤثر psec۱/۴ در MHz۸۲۰ حاصل شده است، که در آن اتلاف توان نیز کاهش قابل توجهی پیدا کرده است، به طوریکه توان مصرفی حلقه در فرکانس MHz۸۲۰ برابر mW ۱۳/۴ میباشد.
حمید خلیلی، دکتر سید ادیب ابریشمی فر، فرهادباقر اسکویی،
دوره ۱۸، شماره ۴ - ( مجله مهندسی برق و الکترونیک ایران - جلد ۱۸ شماره ۴ ۱۴۰۰ )
چکیده
عوامل بسیاری بر روی کارایی سامانههای مبتنی بر باتری لیتیم-یون (همچون ماهوارهها و خودروهای الکتریکی) تأثیرگذار هستند. از مهمترین آنها نامتعادل شدن سلولهای باتری بر اثر شارژ و دشارژ متوالی، دمای محیط باتری و فرآیند ساخت باتریها است. با نامتعادل شدن سلولهای بسته باتری لیتیم-یون ظرفیت بسته باتری و عمر مفید آنها کاهش مییابد و حتی در مواردی سبب نابودی و انفجار بسته باتری میشود. تا کنون روشهای مختلفی برای متعادلسازی سلولهای باتری لیتیم-یون پیشنهادشده است. در این مقاله پیکربندی جدیدی برای مدار متعادلساز باتریهای لیتیم-یون ارائهشده است. مدار پیشنهادشده دارای فرآیند متعادلسازی خودکار بوده و نحوه انتقال انرژی در آن بهصورت بسته به سلول در هر دو دوره کلیدزنی اتفاق میافتد. در نتیجه سرعت متعادلسازی آن نیز نسبت به طرحهای مشابه افزایش قابل توجهی پیداکرده است. مدار پیشنهادی برای توان ۴۲ وات در نرمافزار Orcad Capture شبیهسازیشده که دارای راندمان ۸۱% و زمان متعادلسازی ۱,۵ میلیثانیه (با توجه شرایط مدل شده بسته باتری در شبیهسازی) در شرایط اختلاف ولتاژ ۰.۵ ولت بین سلول ضعیف و قوی است و نتایج حاصلشده نشاندهنده عملکرد مناسب مدار پیشنهادی است.
سید محسن احمدی، دکتر نویدرضا ابجدی، دکتر سید وحید میر مقتدایی، دکتر احسان ادیب،
دوره ۲۱، شماره ۲ - ( مجله مهندسی برق و الکترونیک ایران - جلد ۲۱ شماره ۲ ۱۴۰۳ )
چکیده
در این مقاله، دینامیک یک مبدل فلای بک با در نظر گرفتن اثر مقاومت سری خازن خروجی (ESR) بر اساس محاسبه تابع انتقال ورودی کنترلی به خروجی و بر مبنای روش مدلسازی مقدار متوسط مورد بررسی قرار میگیرد. رفتار دینامیکی ناکمینه فاز، یک رفتار ذاتی از مبدل فلای بک است که با جایگزین شدن آن با مبدل فوروارد فلای بک به ازای برخی از مقادیر پارامترهای مبدل امکان کمینه فاز شدن رفتار دینامیکی فراهم میشود. محاسبه تابع انتقال این مبدل با توجه به وابسته شدن متغیرهای حالت پیچیده است لذا در اینجا از یک روش جدید به منظور محاسبه تابع انتقال با در نظر گرفتن اثر مقاومت سری خازن خروجی استفاده شده است. رفتار دینامیکی هر دو مبدل فلای بک و فوروارد فلای بک با در نظر گرفتن اثر مقاومت سری خازن خروجی توسط نتایج شبیه سازی کامپیوتری مقایسه شده است. همچنین نمونه آزمایشگاهی از هر دو مبدل ساخته شده است و نتایج اندازه گیریهای آزمایشگاهی بهبود پاسخ دینامیکی در مبدل فوروارد فلای بک را نشان داده است.