Nafisi M, Mir A. Design and simulation of a new logarithmic converter using the second generation current conveyor. Journal of Iranian Association of Electrical and Electronics Engineers 2022; 19 (2) :81-88
URL:
http://jiaeee.com/article-1-1264-fa.html
نفیسی محمد، میر علی. طراحی و شبیه سازی یک مبدل لگاریتمی جدید با استفاده از نسل دوم نقاله های جریان. نشریه مهندسی برق و الکترونیک ایران. 1401; 19 (2) :81-88
URL: http://jiaeee.com/article-1-1264-fa.html
گروه الکترونیک- دانشکده فنی و مهندسی- دانشگاه لرستان- خرم آباد
چکیده: (1677 مشاهده)
یکی از مدارهای پرکاربرد مد جریان، مدار نقاله جریان است، بطوریکه بعد از آینههای جریان، از پرکاربردترین مدارها در حوزه آنالوگ به شمار میرود. قابلیت پردازش همزمان ولتاژ و جریان، پهنای باند بیشتر، حاصلضرب بهره در پهنای باند بیشتر و استقلال بهره از پهنای باند، از ویژگیهای قابل توجه این مدار است. در این مقاله اقدام به طراحی مدار لگاریتمگیر با نقالههای جریان بر اساس نظریه مد جریان کردهایم، تا ضمن برطرف نمودن عیبهای مدارهای قبلی، نوآوریهایی در طراحی مدارهای لگاریتمگیر نیز داشته باشیم. ارائه روشی جدید برای طراحی مدار لگاریتمگیر براساس مد جریان، استفاده از نقالههای جریان برای طراحی مدار لگاریتمگیر، استفاده از مدارهای با توان و ولتاژ کم، طراحی مداری با خروجی مستقل از دما و در نتیجه پایداری بیشتر از نتایج ارائه این مقاله است. در این روش جدید با تکیه بر روابط ریاضی که منجر به لگاریتم طبیعی ورودی میشود، طراحی مدار لگاریتمگیرجدید در فناوری µm 18/0 و در مد جریان صورت پذیرفته، جریان مصرفی مدار حدود µA 96/5 و توان مصرفی µW 98/2، بهره dB 7/69، با پهنای باند حدود kHz 5/8 بدست آمده است. عملکرد صحیح مدار طراحیشده با شبیهسازی در نرمافزارهای HSPICE و MATLAB مورد بررسی قرارگرفته است.
نوع مقاله:
پژوهشي |
موضوع مقاله:
الکترونیک دریافت: 1399/11/9 | پذیرش: 1400/3/22 | انتشار: 1401/4/3