@ARTICLE{Haj Sadeghi, author = {Molaei, Hasan and Haj Sadeghi, Khosrow and }, title = {Design of Delay Element for Time to Digital Converters}, volume = {18}, number = {4}, abstract ={طراحی عنصر تاخیری که یک بلوک کلیدی در مبدل‌های زمان به دیجیتال (TDC) می‌باشد، یک بخش چالش برانگیز در طراحی حلقه قفل فاز تمام دیجیتال (ADPLL) است. در این مقاله طراحی مدار یک عنصر تاخیری تازه ارایه می‌شود که زمان تاخیر انتشار را کاهش داده و متناسب با آن قدرت تفکیک مبدل زمان به دیجیتال را افزایش می‌دهد. افزون بر آن، حساسیت طرح پیشنهادی به ناهمسانی افزاره‌ها و تغییرات فرایند ساخت نسبت به طرح‌های موجود کمتر است. برای آزمودن و اثبات کارایی طرح جدید، یک مبدل زمان به دیجیتال 8 بیتی تازه طراحی شده است که از یک تقویت کننده زمانی قابل تنظیم استفاده می‌کند و به قدرت تفکیک زیر پیکوثانیه می‌رسد. با استفاده از یک مدار کالیبراسیون تغییرات بهره مربوط به تقویت کننده زمانی به کمتر از %1 کاهش یافته است. نتایج شبیه سازی مداری در فناوری µm CMOS0/18 افزایش %35 در قدرت تفکیک مبدل و کاهش %20 در مصرف توان نسبت به طراحی‌های مرسوم را نشان می‌دهد. }, URL = {http://jiaeee.com/article-1-683-fa.html}, eprint = {http://jiaeee.com/article-1-683-fa.pdf}, journal = {Journal of Iranian Association of Electrical and Electronics Engineers}, doi = {10.52547/jiaeee.18.4.97}, year = {2021} }