دوره 13، شماره 4 - ( مجله مهندسی برق و الکترونیک ایران - جلد 13 شماره 4 1395 )                   جلد 13 شماره 4 صفحات 40-33 | برگشت به فهرست نسخه ها

XML English Abstract Print


دانشکده مهندسی برق وکامپیوتر- دانشگاه سمنان- سمنان- ایران
چکیده:   (4926 مشاهده)

کلید­های CMOS یکی از ساختارهای اصلی و تاثیرگذار مدارهای الکترونیکی به شمار می­روند و به طور گسترده در مدارهای آنالوگ کاربرد دارند. یکی از شاخصه­های غیر ایده­آل این کلیدها مقاومت حالت خاموش و جریان نشتی معکوس آنها است. به منظورکاهش جریان نشتی کلیدهای ماسفت و در نتیجه آن افزایش مقاومت حالت خاموش کلید، یک روش جدید در این مقاله ارائه شده است. این راهکار با بهره برداری از اثر بدنه و افزایش ولتاژ آستانه می­تواند برای مدارهای پرتونگاری (توموگرافی) خازنی استفاده شود. ساختار ارائه شده علاوه بر کاهش جریان نشتی معکوس، باعث کاهش خازن­های پارازیتی کلید، کاهش جریان نشتی ناشی از پدیده Punch-Trough و رسیدن به مقاومت حالت روشن پایین تر نیز می­شود. نتایج شبیه­سازی با استفاده از نرم افزارHSPICE بدست آمده و برای آن از یک نمونه مدل تجاری با طول کانال 0.18μm استفاده شده است. نتایج شبیه سازی نشان می دهد که جریان نشتی معکوس نسبت به کلید NMOS، بیش از چهار برابر و نسبت به کلید بوت استرپ بیش از سه  برابر کمتر شده است. علاوه بر آن کلید پیشنهادی رفتار دمائی پایدارتر و تغییرات کمتری در گوشه های پروسه دارد.

متن کامل [PDF 334 kb]   (5310 دریافت)    
نوع مقاله: پژوهشي | موضوع مقاله: الکترونیک
دریافت: 1395/10/28 | پذیرش: 1395/10/28 | انتشار: 1395/10/28

بازنشر اطلاعات
Creative Commons License این مقاله تحت شرایط Creative Commons Attribution-NonCommercial 4.0 International License (CC BY NC 4.0) قابل بازنشر است.